課程資訊
課程名稱
高等數位系統設計
ADVANCED DIGITAL SYSTEM DESIGN 
開課學期
97-2 
授課對象
電機資訊學院  電子工程學研究所  
授課教師
盧奕璋 
課號
EEE5032 
課程識別碼
943 U0340 
班次
 
學分
全/半年
半年 
必/選修
選修 
上課時間
星期二6,7,8(13:20~16:20) 
上課地點
電二225 
備註
總人數上限:50人 
Ceiba 課程網頁
http://ceiba.ntu.edu.tw/972ADSD 
課程簡介影片
 
核心能力關聯
核心能力與課程規劃關聯圖
課程大綱
為確保您我的權利,請尊重智慧財產權及不得非法影印
課程概述

1. Introduction
2. Topology Basics
3. Network Basics
4. Slicing and Dicing
5. Routing Basics
6. Flow control Basics
7. Deadlock and Livelock
8. Router Architecture
9. Router Datapath
10. Arbitration
11. Allocation
12. Interface
13. Error Control
14. Buses
15. Performance Analysis
16. Simulation

 

課程目標
The course is to provide students the essential knowledge to design next generation high speed digital systems. 
課程要求
Homeworks/Project 40%, Midterm 30%, Final 30% 
預期每週課後學習時數
 
Office Hours
 
指定閱讀
 
參考書目
1. William James Dally and Brain Towles, Principles and Practices of Interconnection Networks, Morgan Kaufmann, 2004.
2. Giovanni De Micheli and Luca Benini, Networks on Chips, Morgan Kaufmann, 2006.
3. William James Dally and John W. Poulton, Digital Systems Engineering, Cambridge, 1998. 
評量方式
(僅供參考)
   
課程進度
週次
日期
單元主題
第1週
2/17  Introduction 
第2週
2/24  Topology Basics 
第3週
3/03  Network Basics 
第4週
3/10  Network Basics 
第5週
3/17  Slicing and Dicing 
第6週
3/24  Routing Basics 
第7週
3/31  Routing Basics 
第8週
4/07  Flow Control 
第9週
4/14  Deadlock and livelock 
第10週
4/21  Midterm 
第11週
4/28  Router Architecture 
第12週
5/05  Router Architecture 
第13週
5/12  Router Architecture 
第14週
5/19  Quality of Service 
第15週
5/26  Interfaces/Error Control/Buses 
第16週
6/02  Performance Analysis and Simulation 
第17週
6/09  Project Presentation 
第18週
6/16  Final